74LVT240PW 118 Buffer Inverting 2 Element 4 bits par élément 3-état sortie 20-TSSOP

Nexperia | |
Catégorie de produit: | Les tampons et les conducteurs de ligne |
Pour les véhicules à moteur: | Détails |
8 Résultats | |
8 Résultats | |
Inversion | |
- 32 mA | |
64 mA | |
3 mA | |
3.6 V | |
2.7 V | |
12 mA | |
- Quarante degrés. | |
+ 85 C | |
DSM/SMT | |
Le TSSOP-20 | |
Le rouleau | |
Couper la bande | |
MouseReel | |
Marque: | Nexperia |
Fonction: | Le buffer/conducteur de ligne |
La hauteur: | 00,95 mm (maximum) |
Type de signal d'entrée: | À une seule fin |
Longueur: | 6.6 mm (maximum) |
La famille logique: | Le LVT |
Nombre de chaînes: | 8 |
Voltage d'alimentation de fonctionnement: | 3.3 V |
Type de sortie: | 3 États |
Type de produit: | Les tampons et les conducteurs de ligne |
Temps de retard de propagation: | 2.5 ns à 3,3 V |
2500 | |
Subcatégorie: | Circuits intégrés logiques |
Courant d'alimentation - max: | 12 mA |
Technologie: | BiCMOS |
Largeur: | 4.5 mm (maximum) |
Partie # Alias: | 935176340118 |
Poids unitaire: | 0.000212 once |
Caractéristiques
• Interface de bus octal
• tampons à 3 états• Capacité de sortie: +64 mA et -32 mA
• Niveaux de commutation TTL d'entrée et de sortie
• capacité d'interface d'entrée et de sortie avec les systèmes à alimentation 5 V
• Les entrées de données de maintien de bus éliminent le besoin de résistances de traction externes pour contenir les entrées inutilisées
• L'insertion et l'extraction sont autorisées.
• 3 états de mise sous tension
• Pas de charge de courant de bus lorsque la sortie est liée au bus 5 V
• Protection contre le verrouillage JESD78 de classe II supérieure à 500 mA
• Protection contre les ESD: ¥ méthode MIL STD 883 3015: dépasse 2000 V ¥ MM JESD22-A115-A dépasse 200 V
Définition
Le 74LVT240 est un produit BiCMOS haute performance conçu pour le fonctionnement VCC à 3,3 V.
un octal inversantL'appareil dispose de deux sorties permettant d'activer des broches.
(1OE, 2OE), chacune contrôlant quatre desLes sorties à 3 états.
Diagramme fonctionnel
Informations relatives à l'identification
Description de l'épingle
Caractéristiques
• Interface de bus octal
• tampons à 3 états• Capacité de sortie: +64 mA et -32 mA
• Niveaux de commutation TTL d'entrée et de sortie
• capacité d'interface d'entrée et de sortie avec les systèmes à alimentation 5 V
• Les entrées de données de maintien de bus éliminent le besoin de résistances de traction externes pour contenir les entrées inutilisées
• L'insertion et l'extraction sont autorisées.
• 3 états de mise sous tension
• Pas de charge de courant de bus lorsque la sortie est liée au bus 5 V
• Protection contre le verrouillage JESD78 de classe II supérieure à 500 mA
• Protection contre les ESD: ¥ méthode MIL STD 883 3015: dépasse 2000 V ¥ MM JESD22-A115-A dépasse 200 V
Définition
Le 74LVT240 est un produit BiCMOS haute performance conçu pour le fonctionnement VCC à 3,3 V.
un octal inversantL'appareil dispose de deux sorties permettant d'activer des broches.
(1OE, 2OE), chacune contrôlant quatre desLes sorties à 3 états.