Maison > produits > CI de circuits intégrés > CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 Circuits intégrés SRAM en tubes

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 Circuits intégrés SRAM en tubes

Catégorie:
CI de circuits intégrés
Prix:
Email us for details
Méthode de paiement:
Paypal, TT, Western Union
Les spécifications
Code de la date:
Code le plus récent
Expédition par:
DHL/UPS/FEDEX
Condition:
Nouveau*Original
Garantie:
365 jours
sans plomb:
Conforme à la norme Rohs
Temps de réalisation:
Envoi immédiat
Le paquet:
TQF100
Mode de montage:
DSM/SMT
Introduction au projet

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 SRAM par pipeline

Les États membres
Catégorie de produit: SRAM
Pour les véhicules à moteur: Détails
4.5 Mbit
256 k x 18
4 ans
133 MHz
Parallèlement
0 C
+ 70 °C
DSM/SMT
Plateau
Marque: Les États membres
Type de mémoire: Les produits de base
Sensible à l'humidité: - Oui, oui.
Type de produit: SRAM
Série: Les éléments suivants doivent être utilisés:
Subcatégorie: Mémoire et stockage de données
Le type: Synchrone

 

Description fonctionnelle
Le CY7C1352 est un 3.3V 256K par 18 synchrone-pipelined Burst SRAM conçu spécifiquement pour soutenir

L'appareil CY7C1352 est équipé d'un système de lecture/écriture sans limite.

équipé de la logique avancée No Bus LatencyTM (NoBLTM) requise pour permettre la lecture/écriture consécutive

Cette fonctionnalité améliore considérablement le débit

de la SRAM, en particulier dans les systèmes qui nécessitent des transitions fréquentes de lecture/écriture.Le CY7C1352 est pin/functionnel

est compatible avec les SRAM ZBTTM MCM63Z819 et MT55L256L18P.

 

Caractéristiques
• Compatible avec les broches et fonctionnellement équivalent aux appareils ZBTTM MCM63Z818 et MT55L256L18P
• Prend en charge les opérations de bus 143 MHz avec zéro état d'attente
Les données sont transférées à chaque heure
• Contrôle du tampon de sortie automatique en interne pour éliminer la nécessité d'utiliser OE
• entièrement enregistré (entrées et sorties) pour l'exploitation par pipeline
• Capacité d'écriture en octets
• 256K x 18 architecture commune d'E/S
• alimentation unique de 3,3 V
• Temps d'horloge rapide à la sortie
¥ 4,0 ns (pour un appareil de 143 MHz)
¢ 4,2 ns (pour un appareil de 133 MHz)
¥ 5,0 ns (pour un appareil de 100 MHz)
¥ 7,0 ns (pour les appareils de 80 MHz)
• Clock Enable (CEN) pin pour suspendre le fonctionnement
• Écriture synchrone en temps réel
• Activation de la sortie asynchrone
• Package TQFP à 100 broches conforme à la norme JEDEC
• Capacité de rupture  ordre de rupture linéaire ou intercalaire
• Faible puissance en veille

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 Circuits intégrés SRAM en tubes

 

  1. Définition:

    • Le CY7C1352S-133AXC est un module de RAM statique (SDRAM) à double port synchrone 512K x 36. Il est conçu pour
    • fournir un accès à haute vitesse aux données dans une variété d'applications, y compris les réseaux, les télécommunications et
    • Le module fonctionne à une fréquence d'horloge de 133 MHz et dispose d'une alimentation de 3,3 V.
  2. Caractéristiques:

    • 512K x 36 organisation
    • Interface synchrone
    • Fréquence d'horloge de 133 MHz
    • 3.3V alimentation électrique
    • Architecture à double port pour les opérations de lecture et d'écriture simultanées
    • Mode de veille à faible consommation
    • Plage de température industrielle (-40°C à +85°C)
    • Disponible dans un paquet TQFP de 100 broches
  3. Applications:

    • Équipement de mise en réseau
    • Systèmes de télécommunications
    • Automatisation industrielle
    • Systèmes de stockage et de récupération de données
    •  

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 Circuits intégrés SRAM en tubes

 

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 Circuits intégrés SRAM en tubes

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 Circuits intégrés SRAM en tubes

 

Envoyez le RFQ
Le stock:
Nombre de pièces:
1pcs